지금 VCO를 디자인하고 있는데요....
VCO core output에 저항을 달면 발진신호가 죽어버리니깐 버퍼를 source follower로 달고 있습니다.
그런데 phase noise를 좋게 하려고 core의 output voltage amplitude를 크게하다 보니깐, (약 0.5Vpeak) -> -120dBc/1MHz
워낙 대신호이다 보니깐 source follower 에서 신호를 받을 떄 사인파가 - 부분이 될때 source follower의 MOS의 source 의 voltage가 gate voltage를 못따라가서 MOS가 cut off 가 되어버리더군요...
결국에 output 에 달려있는 50옴 load에서는 사인파의 - 부분이 잘려서 rectifying 된 신호처럼 나오구요.
물론..... source follower의 current를 늘려서 gm을 늘리면 해결 되는 부분이긴 하지만, 그렇게 많은 전류를 사용할 수는 없으니깐요.......
현재 VCO core에서 2mA, 각 source follower에서 1mA씩 총 4mA(VDD=1V) 타겟으로 하고있습니다.
혹시 추천하는 topology나 paper 있으시면 저보다 훨~~씬 많이아시는 능력자 분께 도움을 청합니다.