총 게시물 2,046건, 최근 3 건 안내 글쓰기
이전글  다음글  목록 수정 삭제 답변 글쓰기
[RF전반]

전력증폭기 설계에 관해 여쭤볼게 있습니다.

글쓴이 : rf초보 날짜 : 2021-02-04 (목) 14:22 조회 : 86
안녕하세요?
우선 제가 지식이 많이 부족하고, 현재 설계 툴을 사용할 수 있는 상황이 아니여서 질문의 수준이 낮게 느껴지시더라도 양해 부탁드립니다. PA의 구조에 대해 공부를 하던 중 궁금한게 생겨서 질문 남깁니다.

전력효율과 선형성을 향상시키는 방법을 고민하던 중 전력증폭기의 source 저항을 최소화하면 전력효율이 높아지지 않을까라는 생각으로 시작한 고민입니다.
우선 차동구조의 전력증폭기의 source 단에 ground면적을 남는 면적을 활용해 최대화하면 source단의 기생저항이 줄어들어 전력효율이 증가할 것이라고 생각했습니다. 하지만 이러한 경우 선형성이 떨어지지 않을까?라는 고민을 동시에 하게되었습니다.

그 결과 아날로그 증폭기처럼 bypass capacitor를 추가하면 해결되지 않을까라는 결론에 도달하게 되었습니다.
아날로그 증폭기의 경우 R_s를 추가하면 선형성이 높아진다는 장점과 Gain이 떨어진다는 단점이 존재한다고 배웠습니다. 그리고 bypass capacitor를 추가해 단점을 상쇄시킬 수 있다고 배웠습니다.
하지만 제가 찾아본 논문에서는 전력증폭기의 source단에 병렬로 capacitor를 추가한 경우를 보지 못했습니다. 제가 잘못 알고 있는 부분이 있는건가요??

이전글  다음글  목록 수정 삭제 답변 글쓰기